新的LatticeECP4系列重新定义低成本、低功耗FPGA

2011-11-30 09:09:00来源:电子产品世界 热度:

2011年11月29日消息, 莱迪思半导体公司(NASDAQ: LSCC)今天用宣布推出下一代LatticeECP4™FPGA系列,由其重新定义了低成本,低功耗的中档FPGA市场,具有6 Gbps的SERDES采用低成本wire-bond封装,功能强大的DSP块和具有基于硬IP的通信引擎,适用于成本和功耗敏感的无线、有线、视频,和计算市场。 LatticeECP4 FPGA系列以屡获殊荣的LatticeECP3™系列为基础,为主流客户提供高级功能,同时保持业界领先的低功耗和低成本。对于为各种应用开发主流平台, LatticeECP4器件是非常理想的,如远程无线射频头、分布式天线系统、蜂窝基站、以太网汇聚、交换、路由、工业网络、视频信号处理、视频传输和数据中心的计算。

高品质的SERDES和固化的通信引擎

LatticeECP4 FPGA包含多达16个符合CEI 标准的6 Gbps SERDES通道,具有嵌入式物理编码子层(PCS)模块,采用低成本wire-bonded封装和高性能flip chip封装,使客户能够选择以芯片到芯片以及远距离背板应用的方式部署LatticeECP4 FPGA。多功能和可配置的SERDES / PCS可以无缝地与固化的通信引擎相集成,经济地构建完整的高带宽子系统。通信引擎比用类似的FPGA实现减少10倍以上的功耗和成本。 LatticeECP4通信引擎组合包括针对PCI Express2.1、多个10千兆以太网MAC和三速以太网MAC,以及串行快速I / O(SRIO)2.1的解决方案。 SERDES / PCS和通信引擎的结合是完成基于复杂串行协议的设计的理想选择,具有较低的成本,功耗和小尺寸的特点,同时加快了产品的上市时间。

创新的DSP处理技术,减少了乘法器的数量

LatticeECP4系列具有功能强大的数字信号处理(DSP)模块,18x18乘法器、宽ALU、加法树,以及用于级联的进位链块。独特的加速逻辑意味着每个LatticeECP4 DSP模块可等于4个LatticeECP3 DSP模块, 4倍于上一代LatticeECP3器件的信号处理能力。灵活的18x18乘法器可以分解成9X9或组合成36X36,以便完美的符合客户的应用需求。此外,多达576个乘法器可以级联在一起构成复杂的滤波器,用于无线远程射频头(RRH)、基于MIMO射频天线的解决方案,以及视频处理的应用。

更高的性能和容量

LatticeECP4 FPGA的速度比上一代器件快50%,具有1066 Mbps的DDR3存储器接口和1.25 Gbps的LVDS I / O,也可作为串行千兆以太网接口。新的LatticeECP4 系列还有66%以上的逻辑资源和42%以上的嵌入式存储器,使设计工程师能够在FPGA中构造完整的片上系统。

莱迪思公司副总裁兼业务部总经理Sean Riley 说道,“下一代LatticeECP4 FPGA系列为我们的客户提供前所未有的高级功能、高性能,低成本和低功耗的组合,这对高级的,但成本敏感的无线、有线,视频和计算机应用是必需的。在用经济的器件为我们的客户提供尖端的创新方面,莱迪思是先行者。现在我们的Lattice Diamond®设计软件中包含了LatticeECP4器件。我们的客户可以立即开始建立广泛的、低功耗的平台,以扩大他们的市场。”

LatticeECP4 FPGA的设计支持

莱迪思提供知识产权(IP)核,开发板和设计软件设计,以便快速启动设计和快速使产品上市。一系列的知识产权(IP)核将包括CPRI、OBSAI、串行RapidIO、XAUI、SGMII/千兆以太网、PCI Express、串行连接SMPTE、FIR滤波器、FFT、Reed-Solomon编码器/解码器、针对DSP功能的CORDIC、CIC、NCO和针对存储器接口和连接的其他几个IP核。

Lattice Diamond设计环境加速了开发时间

现在客户可开始使用Lattice Diamond 1.4 beta设计软件 用LatticeECP4FPGA进行设计。Lattice Diamond设计软件是针对莱迪思FPGA产品的新的旗舰设计环境,提供了一整套功能强大的工具,高效的设计流程和用户界面,使设计人员能够更迅速地针对低功耗,成本敏感的FPGA应用。此外, Lattice Diamond软件继续提供业界领先的专门为低成本和低功耗应用而开发的功能。这些包括一个非常准确的功耗计算器,基于引脚的同时开关输出噪声计算器和经验证的MAP和PAR FPGA实现算法,有助于确保低成本和低功耗设计的解决方案。

关于LatticeECP4 FPGA系列

LatticeECP4 FPGA系列有6款器件,提供符合多协议标准的6G SERDES,采用低成本的wire-bond封装,DDR1/2/3存储器接口的速度高达1066 Mbps,功能强大的可级联DSP模块非常适用于高性能射频,基带和图像信号处理。LatticeECP4 FPGA具有1.25 Gbps的切换速度,还有快速LVDSI / O以及高达10.6 Mbits的嵌入式存储器。逻辑密度从30K LUT到250K LUT,多达512个用户I/ O。 LatticeECP4 FPGA系列的高性能特性包括:

• 工作速度 >500MHz的36X36具有乘法和累加功能的DSP模块。 DSP slice还具有创新的级联特性,用于实现宽ALU及加法树的功能,而没有FPGA逻辑的性能瓶颈。 DSP模块提供了加速逻辑,相对于前代DSP架构每个DSP块有4倍的带宽。

• 6 Gbps SERDES符合CEI - 6G抖动规范,每个SERDES quad具有能够混合和匹配多种协议的功能。这包括PCI Express 2.1、 CPRI、OBSAI、XAUI、串行RapidIO2.0、SGMII/千兆以太网和万兆以太网。

• 专门设计的SERDES / PCS模块能够实现低延迟变化CPRI链接的设计,常用于采用远程射频头连接的无线基站。

• 固化的通信引擎模块使用固化的金属阵列,具有多个10GbE和三速MAC模块,以及PCI Express2.1和SRIO2.1模块。这些模块比传统的基于FPGA实现的面积和功耗效率高10倍以上。

• 符合SMPTE串行数字接口标准,具有前所未有的功能,每个SERDES通道独立支持3G、HD和SD视频广播信号。支持三速率而无需任何过采样技术,消耗尽可能少的功耗。

• 1.25 Gbps LVDS I / O,拥有时钟数据恢复模块,能够与高性能ADC/ DAC接口和实现SGMII/ GbE链路。在通用的I / O上执行CDR功能为设计人员大大增加了串行I / O的数目,当需要大量的SERDES通道时,甚至可以使用更小的FPGA,大大降低了实现串行以太网接口逻辑的成本。

这些特点使LatticeECP4 FPGA系列非常适合于大批量的成本和功耗敏感的应用,诸如无线基础设施、有线接入设备、视频和图像,以及计算应用。

供货

有些客户已经在使用Lattice Diamond 1.4 beta设计软件 用LatticeECP4FPGA进行设计。在2012年的上半年可获取器件样品,预计2012年下半年大批量生产并发货

责任编辑:51DTV编辑部

为您推荐

电视被重新定义 智能电视或将在今年爆发

智能电视经过了近两年的快速发展,如今不仅汇聚了康佳、TCL、长虹、海信、创维、三星、LG等众多主流彩电厂商的积极加入,同时还吸引了联想、苹果以及谷歌等IT厂商的加盟,整个智能电视市场可谓热闹非凡。众多专家表示,智能电视的出现彻底将电视重新定义,智能电视或将在2012年迎来爆发式的发展。智能电视的崛起,可以追溯到2010年5月谷歌电视的面世,它实现了互联网电视的换代升级。与互联网电视相比,智能电视速度更快、处理能力更强,具有独立的客户端操作系统软件;人机交互界面更友好、更智能,强调自然的人机交互方式,如语音、触摸、手势等。与此同时,智能电视拥有传统电视所不具备的开放式开发平台,其应用和服务由电视

低成本新闻远程传送系统的构建

随着数字视频压缩技术的发展、互联网的普及,视频图像通过互联网进行远程传输的技术日趋成熟。一条电视新闻长度往往在十几秒到几分钟间,经压缩打包后,通过高效的视频压缩,可成为几MB到几十MB的电脑文件,因此通过互联网传送电视新闻有着现实意义,可满足新闻的时效性以及传送的便捷性、低成本等特点。一低成本电视新闻远程传送系统的技术基础为了建立低成本电视新闻远程传送系统,必须具备下面的技术基础:1.简便的视频编辑系统摄像记者所拍的素材有很多,可能有几十分钟到几个小时,而每条电视新闻一般在5分钟以内,因此我们必须对素材进行编辑。传统的模式是采用便携对编设备,如松下的AJ-LT95MC膝上型编辑机等。但其重量也

Sigma推首款可实现超低成本EoC部署的芯片

2010年3月24日,中国北京和美国加利福尼亚米尔皮塔斯(Milpitas)讯——作为家庭娱乐和控制系统芯片(SoC)解决方案的领先提供商,SigmaDesigns,Inc.(纳斯达克代号:SIGM)今天宣布推出CopperGateCG3310M——第一款完整的单芯片EthernetoverCoax(EoC)解决方案。CG3310M采用了集成式混合信号设计,缩小了在PCB上的封装空间,并最大程度地减少了通过现有同轴电缆架构实现低成本宽带接入所需的外部组件数目。这款新型芯片大幅降低了集成到最终用户设备(如机顶盒和联网的家电产品)的成本,为OEM创造了新的机遇,使他们可以针对多种EoC服务提供更廉

三网融合:全国首套低成本接入设备通过测试

8月19日消息据报道为三网融合设计的全国首套低成本接入设备在上海已成功完成应用测试。随着高带宽应用如视频会议,实时游戏,数字电视等不断涌现高清晰电视,网真等视频业务对网络接入带宽的要求越来越高。”十一五”期间国家863计划及时启动了”低成本的多波长以太网综合接入系统"研究。据了解”低成本多波长以太网综合接入系统”项目标志着我国下一代光纤接入技术研究实现新的跨越。该系统由武汉邮科院联合中国电信集团,清华大学和北京邮电大学共同承担技术指标达到国际先进水平。